集成式MDM Pro的trace信号可以最多可以设置8组,即8个group,抓数时如何确定当前抓数的总位宽?

我们的MDM Pro的每颗FPGA上trace信号可以最多可以设置8组,即8个group,但是抓数时只能同时选择其中一个group。

在计算当前抓数总位宽的时候, 要选取当前FPGA8个group中位宽最大的group作为该FPGA的抓数位宽,而不是实际使用的那个group。

举例说明:假设当前FPGA设有8个group,group1到group8的位宽分别为100/200/300/400/500/600/700/800,那么无论用户选择哪个group去抓数,抓数的位宽都应该按照最大的group8(即800)计算。多颗FPGA的情况以此类推。

相关问题

获取原型验证方案

您在设计什么类型的芯片?
设计中含的ASIC门容量为?
500万 - 2千万
2千万 - 5千万
5千万 - 1亿
1亿 - 10亿
大于10亿
您倾向于使用哪款FPGA?
赛灵思 VU440
赛灵思 KU115
赛灵思 VU19P
赛灵思 VU13P
赛灵思 VU9P
英特尔 S10-10M
英特尔 S10-2800
不太确定,需要专业建议
您需要什么样的FPGA配置?
单颗FPGA
双颗FPGA
四颗FPGA
八颗FPGA
不太确定,需要专业建议
您需要什么样的外设接口?
您需要多少数量的原型验证平台?
您是否需要以下工具?
分割工具
多FPGA调试工具
协同建模工具(允许大量数据在 FPGA 与 PC 主机之间进行交互)
您什么时间内需要使用到我们产品?
0-6个月
6-12个月
大于12个月
不太确定
其他
提交
输入您的电话,我们即刻给您回电
输入您的电话
验证码
您也可直接拨打电话:400 8888 427 或添加企业微信
电话咨询
微信咨询
国微思尔芯咨询
TOP
国微思尔芯咨询