S2C 将在2016年设计自动化会议(DAC)与大家分享 FPGA 原型专业知识
2016-05-17

美国加州圣何塞 2016年5月17日  S2C 公司,业内领先的 FPGA 快速原型验证系统供应商,将在DAC技术项目讨论的克服 FPGA 原型的挑战;专题上分享他们丰富的FPGA的原型验证的经验,并发布与 SemiWiki 合著的书: PROTOTYPICAL: The Emergence of FPGA-Based Prototyping for SoC Design.

本次专题讨论将探讨 FPGA 成功的技术原型和FPGA用户实例的案例研究。

DAC 与会者还可以从关于 FPGA 原型的书中获得宝贵的 FPGA 原型验证知识,包括过去和将来的 FPGA 原型验证。这本书还包括一个有用的关于如何有效使用 FPGA 的原型,S2C 的 CTO, Mon-Ren Chene 将现场指导。与会者可以在6月6日,星期一下午 1:30 到 3:30 参加 S2C 展位 #1928 的签售活动,与作者 Dan Nenni,Don Dingee 和 Mon-Ren Chene 见面并获得亲笔签名。

DAC 专题讨论摘要

由于模拟速度和建模精度的限制,设计师越来越多地发现很难依靠软件模拟来验证他们的硬件设计是正确的。在 FPGA 原型运行你的 SoC 设计是确保你的设计是功能正确的最可靠的方法。

早期的在 FPGA 原型、pre-silicon 的软件/固件开发,由于许多不可预见的软件错误主要来自操作系统(OS)的复杂性,应用程序和硬件而变得更加重要。一个全速 FPGA 原型允许多个月额外的严格的软件开发和测试在关键的软硬件集成阶段。

如果你的 SoC 设计利用许多商业 IP,FPGA 原型验证是关键的以确保所有这些IP可以一起工作的最可靠的方法。FPGA 原型也可作为演示平台,使 SoC 客户对你的芯片感兴趣,并且允许你在芯片流片之前进行功能提升。然而FPGA原型确实有一些挑战:较长的设计实现时间,以及复杂 SoC 的设计分割等等。

本次专题讨论将展示如何应对这些挑战,设计人员可以利用 FPGA 原型验证达到成功。现实世界的案例研究将探索举例说明具体如何优化 FPGA 原型。

获取原型验证方案

您在设计什么类型的芯片?
设计中含的ASIC门容量为?
500万 - 2千万
2千万 - 5千万
5千万 - 1亿
1亿 - 10亿
大于10亿
您倾向于使用哪款FPGA?
赛灵思 VU440
赛灵思 KU115
赛灵思 VU19P
赛灵思 VU13P
赛灵思 VU9P
英特尔 S10-10M
英特尔 S10-2800
不太确定,需要专业建议
您需要什么样的FPGA配置?
单颗FPGA
双颗FPGA
四颗FPGA
八颗FPGA
不太确定,需要专业建议
您需要什么样的外设接口?
您需要多少数量的原型验证平台?
您是否需要以下工具?
分割工具
多FPGA调试工具
协同建模工具(允许大量数据在 FPGA 与 PC 主机之间进行交互)
您什么时间内需要使用到我们产品?
0-6个月
6-12个月
大于12个月
不太确定
其他
提交
输入您的电话,我们即刻给您回电
输入您的电话
验证码
您也可直接拨打电话:400 8888 427 或添加企业微信
电话咨询
微信咨询
企业微信咨询
TOP
企业微信咨询