国微思尔芯与 Mirabilis Design 合作推出 SoC 架构探索和验证的异构解决方案
2020-08-17

2020 年 8 月 18 日——国微思尔芯(S2C) 与 Mirabilis Design 今天宣布双方合作推出了 SoC 架构探索以及设计验证解决方案,该解决方案不仅免去了构建模型的工程,同时也加速了复杂设计的仿真。这种作法让团队不用花费大量的时间和精力在创建复杂设计的模型上,对于基于模型设计方法的设计项目而言,这不仅确保了模型的正确性,也大幅缩短了产品开发时长。

在这个合作解决方案中,Mirabilis Design的VisualSim architecture exploration solution 将 S2C 基于 FPGA 的Prodigy Logic System 集成为一个功能块。在系统探索中,这种无缝集成允许 FPGA 原型作为子模型提供准确的模拟响应。

“电子系统级架构探索是 SoC 产品权衡和验证的基本解决方案。VisualSim 解决方案的核心技术已经降低了建模障碍。如果 SoC 的一部分在 RTL 中可用,那么可以通过重用进一步减少建模工作。“ Mirabilis Design 的创始人Deepak Shankar 说:“传统上,在创建系统级模型时,建模自定义块是一个挑战。协作使得 RTL 行为可以很容易地集成到 ESL 模型中,从而创建一个虚拟平台。可以对模型进行模拟,以收集关于响应时间、吞吐量、功耗和数据值正确性的指标。”

“在把产品设计正确之前,必须先设计正确的产品,给出正确的产品规格。随着今天的 SoC 变得越来越复杂,我们已经注意到近年来与规范相关的功能设计错误大量增加。”S2C 的首席执行官林俊雄说。“准确地建模,提供各种抽象层次的设计模块,以进行各种抽象层次的系统仿真,是确保设计师正确掌握产品规格的关键。我们很高兴能与 Mirabilis Design 合作,为用户提供多层次且高速的 SoC 架构探索方法。

关于 Mirabilis Design

Mirabilis Design 是一家硅谷软件公司,为汽车、半导体和电子行业提供建筑探索解决方案。架构探索解决方案使跨公司和时区的团队能够协作,在开发之前可视化产品、验证和优化规范,并计算诸如成本、资源需求和进度等业务指标。VisualSim Architect是一个系统级的建模、模拟和分析环境,它提供了技术精确的建模库和特定于应用程序的模板,以支持快速构建模型并最大限度地扩大分析范围。VisualSim 使设计团队能够在基于模型的系统工程之前生成整个系统的时间、吞吐量、功率和功能正确性度量。

媒体联系人

Amy Gong
MARCOM Manager
Email: marketing@s2ceda.com

获取原型验证方案

您在设计什么类型的芯片?
设计中含的ASIC门容量为?
500万 - 2千万
2千万 - 5千万
5千万 - 1亿
1亿 - 10亿
大于10亿
您倾向于使用哪款FPGA?
赛灵思 VU440
赛灵思 KU115
赛灵思 VU19P
赛灵思 VU13P
赛灵思 VU9P
英特尔 S10-10M
英特尔 S10-2800
不太确定,需要专业建议
您需要什么样的FPGA配置?
单颗FPGA
双颗FPGA
四颗FPGA
八颗FPGA
不太确定,需要专业建议
您需要什么样的外设接口?
您需要多少数量的原型验证平台?
您是否需要以下工具?
分割工具
多FPGA调试工具
协同建模工具(允许大量数据在 FPGA 与 PC 主机之间进行交互)
您什么时间内需要使用到我们产品?
0-6个月
6-12个月
大于12个月
不太确定
其他
提交
输入您的电话,我们即刻给您回电
输入您的电话
验证码
您也可直接拨打电话:400 8888 427 或添加企业微信
电话咨询
微信咨询
企业微信咨询
TOP
企业微信咨询