S2C现可提供DDR2和DDR3原型就绪IP
2010-11-15

S2C现可提供DDR2和DDR3原型就绪IP

预制组件加速SoC原型开发并减少SoC开发时间

中国, 上海 – 2010年11月15日 – S2C公司,领先的快速SoC原型解决方案供应商,宣布S2C的客户现在可以购买工作在S2C第四代S4 TAI Logic Module上的DDR2和DDR3原型就绪IP。该IP允许用户在S2C基于Altera Stratix IV的FPGA原型硬件运行即开即用的2G DDR2到533Mbps,2G DDR3到800Mbps。FPGA上DDR2和DDR3运行在如此高的频率需要大量的工程工作,S2C公司已预先完成这些设计工作,让工程师能够快速创建SoC原型。

DDR2和DDR3原型就绪IP利用Altera Quartus软件提供的存储控制器,使用选定的经过S2C测试的DDR2和DDR3 SO - DIMM内存,经过预映射和良好的调试获得高性能。通过购买,客户将获得一个TAI Player软件项目文件,它有已经映射到S4 TAI Logic Module完整的参考设计,和文档指示如何一步一步运行DDR2或DDR3内存。客户可以方便地在TAI Player软件调整DDR2 / 3的时钟频率来验证在不同的时钟下读写操作是正确的。

不论在最终SoC中使用的存储控制器如何实现,S2C的DDR2和DDR3原型就绪IP都是加速SoC开发的实用的参考设计。S2C的目标是,确保客户可以利用Altera提供的存储控制器首先在可能的最短时间使其包含DDR2和DDR3外部存储器的SoC原型运行起来。如果客户需要验证SoC实际使用的内存控制器,原型就绪IP的设置,如引脚分配,时序约束和其他的Altera Quartus设置可以被用来作为参考。                            

“大容量外部SDRAM记忆体通常是今天的数字系统设计的关键因素,这越来越需要有一个稳定的具有大容量高性能的DDR2和DDR3外部存储器的FPGA上的SoC原型,” S2C公司董事长兼首席技术官陈睦仁说,“在FPGA运行高性能的DDR2和DDR3不是容易的事情,如果设计不当可能导致很差的和不稳定的系统性能。S2C公司的DDR2和DDR3原型就绪套件是预先设计好的,消除了这些潜在的问题。我们的目标是继续为客户提供预先设计好的解决方案,缩短取得可工作SoC原型的时间从而缩短设计周期,使我们的客户能够击败他们的竞争对手进入市场”。                            

DDR2和DDR3原型就绪IP现已可用在所有S4 TAI logic modules。S4 TAI Logic Module是S2C的第四代SoC原型硬件,通过增强电源管理,冷却机制和噪声屏蔽有利于原型系统高性能和可靠性。S4 TAI Logic Module可以安装一个或两个Stratix IV FPGA在一块板上提供达30万ASIC门的容量和提供1,286个外部I/O连接。多个TAI Logic Module可堆叠或安装在一个互联的母板上,以满足更大的门数需求。                            

快速SoC原型

S2C公司专注于通过快速的SoC原型减少SoC的开发时间。我们的愿景是为SoC开发人员提供工具和构件,迅速建立并验证SoC的功能。一旦验证得到功能,硬件和软件开发可以开始并行进行。SoC原型作为软件开发平台不仅速度比计算机仿真快很多,而且因为软件运行在实时系统条件下,错误可以更快浮现。这对SoC开发计划有巨大的影响,因为软件消耗的SoC开发资源在增长。SoC开发成本在飙升,而且SoC软件开发成本是上升最快的。SoC软件正在成为许多项目的瓶颈,因为更多的功能被紧密集成到一个芯片,需要大量的工程师同时开发和测试软件。

                          

S2C的全面的系统原型解决方案使S2C公司的客户能够获得市场先机。

关于S2C公司

S2C公司总部设在美国硅谷,是全球领先的提供系统到芯片整体解决方案的供应商。   S2C有3个主要的业务来帮助进行SoC设计的开发:

  • 基于FPGA的高速SoC原型验证硬件及软件
  • 第三方原型验证就绪的IP (Prototype Ready IP)
  • SoC设计、原型验证和生产服务

S2C的价值体现在,我们的高素质的工程师团队和以客户为导向的销售队伍,能够很好的理解客户SoC设计所要满足的市场需求。S2C独特的基于FPGA的电子系统级设计方案,采用了我们的TAI   IP技术的专利,使得设计工程师可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平台上整合成SoC设计原型,   进而可以实现软件的同步开发。通过把高效的原型验证方法学与大量的原型验证就绪的IP(Prototype Ready   IP)和先进的SoC设计解决方案结合起来,我们能够让SoC设计周期节省大约9个月的时间。

为更好的满足中国SoC设计快速增长的需求,S2C目前在中国设有3个办事处,上海,北京和深圳。S2C是SoCIP研讨展览会的主办者,为亚太地区的SoC专业设计人员与国际上领先的IP和SoC解决方案供应商建立相互沟通的平台。

###

Steve Pollock, S2C Inc., San Jose, 电话:+1 408 600-0547 Email::stevep@s2cinc.com

曹燕, S2C Inc., 上海,电话: +86 21 6887 9287 Email: michelc@s2cinc.com

###

S2C, Prototype Ready IP 和 TAI, 是S2C, Inc.的商标。Altera和Stratix是Altera Corporation的商标。 所有其他商标均为其各自所有者的财产。

获取原型验证方案

您在设计什么类型的芯片?
设计中含的ASIC门容量为?
500万 - 2千万
2千万 - 5千万
5千万 - 1亿
1亿 - 10亿
大于10亿
您倾向于使用哪款FPGA?
赛灵思 VU440
赛灵思 KU115
赛灵思 VU19P
赛灵思 VU13P
赛灵思 VU9P
英特尔 S10-10M
英特尔 S10-2800
不太确定,需要专业建议
您需要什么样的FPGA配置?
单颗FPGA
双颗FPGA
四颗FPGA
八颗FPGA
不太确定,需要专业建议
您需要什么样的外设接口?
您需要多少数量的原型验证平台?
您是否需要以下工具?
分割工具
多FPGA调试工具
协同建模工具(允许大量数据在 FPGA 与 PC 主机之间进行交互)
您什么时间内需要使用到我们产品?
0-6个月
6-12个月
大于12个月
不太确定
其他
提交
输入您的电话,我们即刻给您回电
输入您的电话
验证码
您也可直接拨打电话:400 8888 427 或添加企业微信
电话咨询
微信咨询
企业微信咨询
TOP
企业微信咨询